• Phân tích các cổng logic sử dụng MOS transistor

QC

Phân tích các cổng logic sử dụng MOS transistor

 Phân tích cổng NOT.


NGÕ VÀO MỨC 0, NGỠ RA MỨC 1.


NGÕ VÀO MỨC `, NGỠ RA MỨC 0.

KÍ HIỆU VÀ BẢNG SỰ THẬT:




CỔNG NAND.





CỔNG AND GATE :


CHÚ Ý Ngõ ra có thêm NOT => công NAND.


IC DESIGNED FLOW



(1) Quy Trình đưa yêu cầu hệ thống vào Vd dụ đưa ra yêu cầu 2 ngõ vào, 1 ngỡ ra như cổng NAND.
1. Systerm SpecifiCation.

(2)Thiết kế kiến trúc là thiết kế dạng mô hình ví dụ như mô hình cổng NOT,AND ... Tức nhiên dạng thiết kế thực tế nó sẽ nhiều hơn và kết nối lại với nahu

2. Achirtectural Designed.
Check. Functional Designed and Logic Designed 
(1-2) Kiểm tra function và thiết kế xem có đúng và phù hợp hay không ? Ví dụ Cho 2 ngõ vào thì giá trị ngỡ ra được như mong muốn hay không ? và niếu nhiều thì có phần mền hỗ trợ.

4. Circuit Designed 
Trải được thiết kế ra dạng như thế này :

5.Physical designed
(5) Cơ bản đặt linh kiện và phần mền tự động đi dây dựa trên vị trí đặt linh kiện.

6. Physical Verification and signoff.
(6) Kiểm tra phần vật lý có phù hợp hay không ?
   DRC : kiểm tra designed rule checkvd: short, chập, hở mạch ....
   LVS  : Kiểm tra phần Logic có chính xác phần layout hay không ?
   ERC : ELECTRICAL RULE CHECK cấp nguồn điện vào không chạy thì lỗi ERC.
signoff :Được đem bản thiết kế đó đi sản xuất
6. Fabrication
(6) khi sản xuất rồi người ta làm con chip bạn trên warfer
7.Packaging and Testing
(7) đóng gói và test lại đạt yêu cầu không ?
8. Chip. 
(8) chip ok đem bán , chip không ok loại bỏ





23.11 Slider 2






































Nap Code vào PY32F003 dùng Stlink

 Nap Code vào PY32F003 dùng Stlink Bước 1: Cài đặt  KeilC v5.39 theo link sau ( chú ý 5.39 keil c mới nạp ok). https://edge07.111.ir.cdn.ir/...