QC

Virtuoso cadence

Virtuoso cadence

1.  Virtuoso cadence Cài đặt.


1.    Gii thiu v quy trình thiết kế vi mạch và công nghệ CMOS:

Buổi 1:

-        Giới thiệu về linh kiện MOS transistor.

-        Phân tích các cổng logic sử dụng MOS transistor

-        Sơ lược về quy trình thiết kế vi mạch.

2. Phân tích chuyên sâu hoạt động của CMOS (lý tưởng và không lý tưởng):

          Buổi 2:

-        Phân tích cách miền hoạt động và điều kiện của linh kiện CMOS

-        Phân tích đặc tuyến I-V, C-V và đáp ứng DC

Buổi 3:

-        Phân tích mô hình CMOS không lý tưởng bởi các hiệu ứng trường và điện.

-        Tìm hiểu các yếu tố ảnh hưởng đến CMOS do công nghệ thiết kế và sai số của môi trường

 

3.    Tìm hiu tổng quan thiết kế cổng logic và layout CMOS:

Buổi 4:

-        Thiết kế và phân tích các cổng logic sử dụng CMOS.

-        Tìm hiểu phương pháp layout standard cell.

-        Tìm hiểu về Stick diagram và ứng dụng trong layout standard cell

 

 

 

 

 

 

4.  Tìm hiểu về quy trình thiết kế và sản xuất vi mạch từ Si to GDS:

 

          Buổi 5:

-        Tìm hiểu quy trình sản xuất chip từ Si trong nhà máy.

-        Tìm hiểu các khái niệm trong sản xuất như Wafer, Die,..

-        Phân tích các yếu tố ảnh hưởng đến chất lượng chip trong quá trình sản xuất.

Buổi 6:

-        Tìm hiểu về quy trình thiết kế chip từ front end đến back end.

-        Tìm hiểu chuyên sâu về quy trình thiết kế back end(Từ Floorplanning đến Layout chip)

 

5.  Thực hành thiết kế và layout các cổng logic đơn giản từ CMOS các module:

          Buổi 7+8:

-        Giới thiệu và cài đặt phần mềm Cadence sử dụng để thiết kế và layout.

-        Lab 1: Thiết kế và Layout cổng đảo(INVERTER). Vẽ Schematic, Simulate và Layout.

Buổi 9+10:

-        Lý thuyết: giới thiệu về Delay và Power trong thiết kế vi mạch.

-        Lab 2: Thiết kế các cổng logic 2 ngõ vào (NAND, NOR) và cổng logic tích hợp OAI. Vẽ Schematic, Simulate và Layout.

Buổi 11:

-        Lý thuyết: giới thiệu một số định nghĩa về phân tích thời gian tĩnh

( Static Timing Analysis).

-        Lab 3: Thiết kế D-FF và ứng dụng để thiết kế thanh ghi 4 bits. Vẽ Schematic, Simulate và Layout.

Buổi 12 + Buổi 13:

-        Lý thuyết: giới thiệu về bộ nhớ SRAM ( định nghĩa, ứng dụng và các hoạt động).

-        Lab 4: Thiết kế cell SRAM cơ bản và ứng dụng để tạo mảng bộ nhớ SRAM 4x4. Vẽ Schematic, Simulate và Layout.  

 


Nap Code vào PY32F003 dùng Stlink

 Nap Code vào PY32F003 dùng Stlink Bước 1: Cài đặt  KeilC v5.39 theo link sau ( chú ý 5.39 keil c mới nạp ok). https://edge07.111.ir.cdn.ir/...